一般在設計數字電路的過程中,高手們都會告訴我們,在電源芯片和器件的電源部分添加退耦電容和旁路電容。一個是0.1uF一個是10--100uF,然后會告訴你大電容濾低頻干擾,小電容濾高頻干擾。我覺得這樣說太片面了。
現在我們先來看下去耦的概念:
退耦是為了在多級系統中保證前后級間傳遞信號而不互相影響各級靜態工作點的而采取的措施。在電源中退耦表示,當芯片內部進行開關動作或輸出發生變化時,需要瞬時從電源線上抽取較大電流,該瞬時的大電流可能電源線上電壓的降低,從而引起對自身和其他器件的干擾。為了減少這種干擾,需要在芯片附近設置一個儲電的“小水池”以提供這種瞬時的大電流能力。
而旁路電容在實際中的作用的當電源不穩定時,較少電源噪聲對器件的影響。當然在濾除噪聲方面這樣的設計也是有用的,只不過就僅僅是從 大電容濾低頻干擾,小電容濾高頻干擾,我覺得這樣的說法是片面不到位的。
鉭電容和電解電容的比較:鉭電容一般漏電小,反正用著感覺差不多,只不過可能鉭電容在環境惡劣的情況下比較穩定。好東西一般都貴些,所以在成本考慮方面,能用電解的就電解電容替代了。鉭電容有樣特性不好:一旦超過了耐壓擊穿后就變短路了,這樣是比較危險的!
信息來自:
鉭電容 陶瓷電容 二、三極管 晶體振蕩器